對(duì)電磁干擾的設(shè)計(jì)我們主要從硬件和軟件方面進(jìn)行設(shè)計(jì)處理,下面就是從單片機(jī)的PCB設(shè)計(jì)到軟件處理方面來介紹對(duì)電磁兼容性的處理。
隨著電子技術(shù)的飛速發(fā)展,電子設(shè)備同時(shí)也朝著功能集成化,體積小型化方向發(fā)展,這給我們帶來諸多的便利,但是各種電子設(shè)備之間的電磁耦合也成了工程師們面對(duì)的主要問題。
導(dǎo)體的電阻越大,表示導(dǎo)體對(duì)電流的阻礙作用越大。不同的導(dǎo)體,電阻一般不同,電阻是導(dǎo)體本身的一種特性。電阻將會(huì)導(dǎo)致電子流通量的變化,電阻越小,電子流通量越大,反之亦然。而超導(dǎo)體則沒有電阻。
電阻-電容組合起低通濾波作用,這時(shí)輸入端是兩個(gè)元件兩端,輸出端是電容兩端,對(duì)于后級(jí)電路來說,低、高頻信號(hào)可以過去,但高頻信號(hào)被電容短路了。(電容通高頻信號(hào),阻低頻信號(hào),通交流信號(hào),阻直流信號(hào),對(duì)于高頻信號(hào),電容現(xiàn)在相當(dāng)與一根導(dǎo)線,所以將高頻信號(hào)短路了)
如果上拉電阻值過小,Vcc灌入端口的電流(Ic)將較大,這樣會(huì)導(dǎo)致MOS管V2(三極管)不完全導(dǎo)通(Ib*β,有飽和狀態(tài)變成放大狀態(tài),這樣端口輸出的低電平值增大(i2c協(xié)議規(guī)定,端口輸出低電平的最高允許值為0.4v)。
背景:為統(tǒng)籌電路設(shè)計(jì)較全面的知識(shí)點(diǎn),本人將在近期推出電路設(shè)計(jì)中各種常用器件與設(shè)計(jì)理念,如基本元器件電阻、電容、電感、二極管保護(hù),存儲(chǔ)器件SDRAM、FLASH,PCB設(shè)計(jì)工藝DCDC電源、PCB板布線設(shè)計(jì)工藝等,希望能為大家提供些許參考。
電子設(shè)備的電子信號(hào)和處理器的頻率不斷提升,電子系統(tǒng)已是一個(gè)包含多種元器件和許多分系統(tǒng)的復(fù)雜設(shè)備。高密和高速會(huì)令系統(tǒng)的輻射加重,而低壓和高靈敏度 會(huì)使系統(tǒng)的抗擾度降低。因此,電磁干擾(EMI)實(shí)在是威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。
Elizabeth Marek是密蘇里州圣路易斯一個(gè)兩歲孩子的母親,患有一種稱為膠質(zhì)母細(xì)胞瘤的致命形式的腦癌,已經(jīng)沒有治愈的方法,診斷后只有兩年的預(yù)期壽命,她開始感到侵略性頭疼,之后在她腦中發(fā)行一個(gè)小腫瘤,華盛頓大學(xué)的外科醫(yī)生在一個(gè)緊急手術(shù)中摘除了這個(gè)腫瘤,最終,又有第二個(gè)腫瘤形成,正是在此時(shí),醫(yī)生問她是否想?yún)⑴c一個(gè)科學(xué)實(shí)驗(yàn)。
服務(wù)熱線(免長(zhǎng)話費(fèi))
工作日:9:00-18:00